DISEÑO DE SISTEMAS EMBEBIDOS EN HARDWARE DINÁMICAMENTE RECONFIGURABLE
Facultad de Ciencias Físico Matemáticas y Naturales
Categorización
Perfeccionamiento
Fecha de Inicio
03 – 11 – 2023
Responsable
Dr. Julio Daniel DONDO GAZZANO
Colaborador
Esp. Alejandro NUÑEZ MANQUEZ
Coordinador
Esp. Alejandro NUÑEZ MANQUEZ
Destinatarios y Requisitos de Inscripción
Profesionales de carreras universitarias o carreras con 4 años de duración como mínimo en Ingeniería relacionados con las aplicaciones de electrónica, sistemas embebidos y en áreas disciplinares vinculadas a la temática del curso.
Cupo
Mínimo: 4 personas.
Máximo: 20 personas
Proceso de Admisión
Para la admisión se tomarán en cuenta conocimientos básicos de electrónica y de programación, de preferencia C y C++
Lugar del Dictado
Laboratorio 1 del segundo piso del segundo bloque, Ejército de los Andes 950. UNSL.
Cronograma de Actividades
3 y 4 de noviembre 2023 |
Flujo de diseño de módulos IP usando síntesis de alto nivel (HLS). |
Dr. Julio Dondo Gazzano |
10 y 11 de noviembre 2023 |
Flujo de diseño de módulos IP en lenguaje de descripción de Hardware VHDL. |
Dr. Julio Dondo Gazzano |
17 y 18 de noviembre 2023 |
Flujo de diseño de RSoC. |
Dr. Julio Dondo Gazzano |
24 y 25 de noviembre 2023 |
Flujo de diseño de RSoC con reconfiguración dinámica. |
Esp. Alejandro Nuñez Manquez |
1 y 2 de diciembre 2023 |
Flujo de diseño de SoC con reconfiguración dinámica. |
Esp. Alejandro Nuñez Manquez |
Arancel General
PESOS QUINCE MIL ($15000).
Beca al Docente de la UNSL
Se realizará un descuento del 100% por lo que será GRATUITO en este caso.
Beca al Estudiante de Posgrado de la UNSL
Se realizará un descuento del 50% por lo que el arancel será de PESOS SIETE MIL QUINIENTOS ($7500) en este caso.
Informes
janyo12@email.unsl.edu.ar